





# Chapter 4. The Processor

통계 수정 삭제

wnwlcks123 · 36분 전



CS

CS



▼ 목록 보기





## === 4장 1,2강 ===

#### Introduction

- CPU performance factors
  - · Instruction count
    - · Determined by ISA and compiler
  - · CPI and Cycle time
    - · Determined by CPU hardware
- We will examine two MIPS implementations
  - A simplified version
  - A more realistic pipelined version
- Simple subset, shows most aspects
  - · Memory reference: 1w, sw
  - · Arithmetic/logical: add, sub, and, or, slt
  - Control transfer: beq, j





#### Instruction Execution

- PC → instruction memory, fetch instruction
- Register numbers → register file, read registers
- · Depending on instruction class
  - Use ALU to calculate
    - · Arithmetic result
    - · Memory address for load/store
    - · Branch target address
  - · Access data memory for load/store
  - PC ← target address or PC + 4





#### CPU 구조

#### **CPU Overview**









## Logic Design Basics

- Information encoded in binary
  - Low voltage = 0, High voltage = 1
  - · One wire per bit
  - · Multi-bit data encoded on multi-wire buses
- · Combinational element
  - · Operate on data
  - · Output is a function of input
- State (sequential) elements
  - · Store information





- Combinational element : 인풋에 의해서 아웃풋이 결정된다.
- State (sequential) elements : 가지고있는 정보에 따라 다음 state값이 변한다. (register, cach..등등)

#### Combinational Elements

- AND-gate
  - Y = A & B
- AdderY = A + B
- A Y

- Multiplexer
  - Y = S ? I1 : I0



- Arithmetic/Logic Unit
  - Y = F(A, B)







## Sequential Elements

- Register: stores data in a circuit
  - Uses a clock signal to determine when to update the stored value
  - Edge-triggered: update when Clk changes from 0 to 1









- Edge-trigger 라고 표현하기도 한다.
- riging edge 일경우 값이 업데이트가 된다.

### Sequential Elements

- Register with write control
  - Only updates on clock edge when write control input is 1
  - · Used when stored value is required later



• 클락이 riging edge이면서 Write이 1일때 값이 없데이트 된다.

## Clocking Methodology

컴퓨터구조

- Combinational logic transforms data during clock cycles
  - Between clock edges
  - · Input from state elements, output to state element
  - · Longest delay determines clock period





• Combinateional logic : 하나의 클락사이클 동안 어떤 연산이 다 끝나야 하는것.

#### 4.3 Building a Datapath





## Building a Datapath

컴퓨터구조

- Datapath
  - Elements that process data and addresses in the CPU
    - · Registers, ALUs, mux's, memories, ...
- · We will build a MIPS datapath incrementally
  - · Refining the overview design





• Datapath : 데이터를 처리하거나 데이터와 address를 cpu에서 처리해주는 elements

#### Instruction Fetch



• Instruction Fetch : 명령어를 실행할 때 첫번째로 실행하는 일.



- 레지스터간의 연산
- 1. 두개의 레지스터에서 값을 읽어서 연산을 해서 그 결과를 결과 레지스터에 적는다.

#### Load/Store Instructions

- Read register operands
- · Calculate address using 16-bit offset
  - · Use ALU, but sign-extend offset
- Load: Read memory and update register
- Store: Write register value to memory



1. 레지스터값을 읽는다.

영남대학교The Processor—20

2.

#### **Branch Instructions**

- · Read register operands
- Compare operands
  - Use ALU, subtract and check Zero output
- Calculate target address
  - Sign-extend displacement
  - Shift left 2 places (word displacement)
  - Add to PC + 4
    - · Already calculated by instruction fetch





- 1. 레지스터의 값을 읽어와야한다.
- 2. operands값을 계산한다. : ALU, subtract 후 Zero output을 만들어냄

- 3. 동시에 target address를 계산
- 4. 16비트를 32비트로 바꿈.
- 5. 왼쪽으로 2비트 움직임 (x4 왜냐하면 32비트이기 때문)
- 6. PC + 4



## Composing the Elements

- · First-cut data path does an instruction in one clock cycle
  - · Each datapath element can only do one function at a time
  - Hence, we need separate instruction and data memories
- Use multiplexers where alternate data sources are used for different instructions



- First-cut data path : 명령어를 하나 실행하는데 한사이클 걸리는 것.
  - -- 각 시간의 데이터 패스한 컴포넌트들이 한 오퍼레이션만 한다.
  - -- 데이터 메모리와 instruction 메모리를 나눠야 한다.
- 적당한 곳에 MUX를 사용한다.



## Full Datapath





• 아웃풋이 인풋의 function으로 결정이 되는 것.

### **ALU Control**

컴퓨터구조

· ALU used for

Load/Store: F = addBranch: F = subtract

• R-type: F depends on funct field

| ALU control | Function         |  |  |
|-------------|------------------|--|--|
| 0000        | AND              |  |  |
| 0001        | OR               |  |  |
| 0010        | add              |  |  |
| 0110        | subtract         |  |  |
| 0111        | set-on-less-than |  |  |
| 1100        | NOR              |  |  |





• Load/Store : 더하기

Branch : 빼기R-type : 그외

컴퓨터구조

#### **ALU Control**

Assume 2-bit ALUOp derived from opcode

· Combinational logic derives ALU control

| opcode | ALUOp | Operation        | funct  | ALU function     | ALU control |
|--------|-------|------------------|--------|------------------|-------------|
| lw     | 00    | load word        | XXXXXX | add              | 0010        |
| sw     | 00    | store word       | XXXXXX | add              | 0010        |
| beq    | 01    | branch equal     | XXXXXX | subtract         | 0110        |
| R-type | 10    | add              | 100000 | add              | 0010        |
|        |       | subtract         | 100010 | subtract         | 0110        |
|        |       | AND              | 100100 | AND              | 0000        |
|        |       | OR               | 100101 | OR               | 0001        |
|        |       | set-on-less-than | 101010 | set-on-less-than | 0111        |





### The Main Control Unit

Control signals derived from instruction



• 모든 Control signal은 해당 명령어로 부터 만들어진다.







## Implementing Jumps

컴퓨터구조



- · Jump uses word address
- Update PC with concatenation of
  - Top 4 bits of old PC
  - 26-bit jump address
  - 00
- Need an extra control signal decoded from opcode





• Jumps 명령어의 이식



### 퍼포먼스 이슈

### Performance Issues

- · Longest delay determines clock period
  - · Critical path: load instruction
  - Instruction memory  $\rightarrow$  register file  $\rightarrow$  ALU  $\rightarrow$  data memory  $\rightarrow$  register file
- Not feasible to vary period for different instructions
- · Violates design principle
  - · Making the common case fast
- · We will improve performance by pipelining





- 가장 긴 딜레이가 clock period를 결정한다.
- Load 명령어가 가장 오래 걸린다.
- 각각의 명령어에 따라서 다른 clock period를 사용하는것은 현재의 기술로 힘들다.

• Common case 를 빠르게 하기 어렵다. 따라서 파이프라인 이라는것을 적용할 것이다.



• Pipelining Analogy : 스텝의 병렬화

### MIPS Pipeline

컴퓨터구조

- · Five stages, one step per stage
  - 1. IF: Instruction fetch from memory
  - 2. ID: Instruction decode & register read
  - 3. EX: Execute operation or calculate address
  - 4. MEM: Access memory operand
  - 5. WB: Write result back to register



• MIPS의 Pipeline은 5스텝으로 이루어져 있다.

1. IF: Instruction을 메모리로부터 읽어오는것.

2. ID: Instruction을 decode하고 register를 읽는것.

3. EX: ALU 연산을 하는것.

4. MEM: 메모리에 엑세스 하는것.

5. WB: 결과를 실제 레지스터에 쓰는것.

### Pipeline Performance

컴퓨터구조

- Assume time for stages is
  - 100ps for register read or write
  - · 200ps for other stages
- Compare pipelined datapath with single-cycle datapath

| Instr    | Instr fetch | Register read | ALU op | Memory access | Register write | Total time |
|----------|-------------|---------------|--------|---------------|----------------|------------|
| lw       | 200ps       | 100 ps        | 200ps  | 200ps         | 100 ps         | 800ps      |
| sw       | 200ps       | 100 ps        | 200ps  | 200ps         |                | 700ps      |
| R-format | 200ps       | 100 ps        | 200ps  |               | 100 ps         | 600ps      |
| beq      | 200ps       | 100 ps        | 200ps  |               |                | 500ps      |





## Pipeline Performance



## Pipeline Speedup

- If all stages are balanced
  - · i.e., all take the same time
  - Time between instructions pipelined
    - = Time between instructions<sub>nonpipelined</sub>

      Number of stages
- · If not balanced, speedup is less
- Speedup due to increased throughput
  - · Latency (time for each instruction) does not decrease





- Pipeline Speedup : 파이프라인을 사용했을때 얼만큼의 성능 향상을 얻는가
- 모든 스테이지가 다 균등하다는 가정하에 :
  - -- 파이프라인의 한 스테이지 값은 전체의 파이프라인 시간에 비례하고 스테이지의 수에 반비례 한다.
- 균등하지 않다는 가정하에 : 성능향상이 줄어든다.
- Thoughput을 향상 시켜서 성능 향상을 얻는다.
  - -- 하나의 명령어를 실행하는데 시간은 줄어들지 않는다(오히려 늘어날 수도 있다.)

### Pipelining and ISA Design

- MIPS ISA designed for pipelining
  - All instructions are 32-bits
    - · Easier to fetch and decode in one cycle
    - c.f. x86: 1- to 17-byte instructions
  - Few and regular instruction formats
    - · Can decode and read registers in one step
  - Load/store addressing
    - Can calculate address in 3<sup>rd</sup> stage, access memory in 4<sup>th</sup> stage
  - · Alignment of memory operands
    - · Memory access takes only one cycle





- MIPS의 ISA는 pipelining에 꽤 적합하다.
  - -- 모든 명령어가 32비트이다.
  - -- 명령어의 포맷도 작다.
  - -- Load/store addressing이다.
  - -- memory operands이다.



# === 4장 3,4강 ===



도로로

필승

다음 포스트



Chapter2. Instruction:Language of the Computer



이전 포스트

Chapter3. Arithmetic for computers

#### 0개의 댓글

댓글을 작성하세요

댓글 작성

